SpinalHDL是一种基于scala的硬件描述语言,能够提供更高级别的参数化和抽象能力。它解决了Verilog的痛点,并且和传统的IC-flow和谐共存。相比同样基于Scala的Chisel语言,SpinalHDL生成的代码更规整,且可读性更强。相比于HLS,SpinalHDL的硬件描述特性更突出。本次分享将概述SpinalHDL的特点,并通过几个案例来展示它的优点。
以下是内容大纲
邸志雄,西南交通大学信息学院电子系副系主任
研究方向为芯片物理实现算法,图像编解码芯片设计。主持国家自然科学基金、四川省科技厅重点项目等,参与完成我国自主研制的首颗宇航级高速图像压缩芯片“雅芯-天图”。在IEEE GRSL、IEEE TCAS-Ⅱ、电子学报等发表论文多篇。获2020年“詹天佑-教书育人奖”、2021年阿里云MVP,指导学生竞赛获国家级奖励20余项。
扫码加入技术讨论群,进行更多讨论。如失效,请添加极术小姐姐并备注“spinalhdl”邀请进群(微信id:aijishu20)。