14

半导体行业观察 · 2022年05月07日

华为又一项芯片堆叠封装专利曝光

近日,国家知识产权专利局披露了华为于2019年递交申请的,名为“芯片堆叠封装结构及其封装方法、电子设备”的专利。

根据摘要描述,一种芯片堆叠封装结构(100)及其封装方法、电子设备(1),涉及电子技术领域,用于解决如何将多个副芯片堆叠单元(30)可靠的键合在同一主芯片堆叠单元(10)上的问题。芯片堆叠封装结构(100),包括:主芯片堆叠单元(10),具有位于第一表面上的绝缘且间隔设置的多个主管脚(11);第一键合层(20),设置于第一表面上;第一键合层(20)包括绝缘且间隔设置的多个键合组件(21);多个键合组件(21)中的每个包括至少一个键合部(211),任意两个键合部(211)绝缘设置,且任意两个键合部(211)的横截面积相同;多个键合组件(21)分别与多个主管脚(11)键合;多个副芯片堆叠单元(30),设置于第一键合层(20)远离主芯片堆叠单元(10)一侧的表面;副芯片堆叠单元(30)具有绝缘且间隔设置的多个微凸点(31);多个微凸点(31)中的每个与多个键合组件(21)中的一个键合。

众所周知,近年来,因为芯片微缩的限制,行业转向芯片封装寻找芯片性能的提升办法。

在日前的分析师大会上,华为常务董事、ICT基础设施业务管理委员会主任汪涛也指出,华为正尝试用堆叠芯片的相关技术,用不那么先进的芯片工艺也可以让华为的产品更有竞争力。华为目前在芯片3D封装方面有了专利积累,有信心拿出更多解决方案和领先产品。

“华为在(封装)这方面有多年的积累,我们基于芯片3D堆叠、3D封装或者称之为chiplet技术,来实现在制程相对可能不是那么最领先的情况下做出最领先的芯片或者系统。当然,我们积累的技术和创新手段还有很多,因此我们有信心一直提供领先的产品和方案来服务于我们的客户和合作伙伴。”汪涛在后续回答记者问题的时候表示。

而事实上,在不久之前,华为也的确披露了另一个封装专利。

华为3D芯片堆叠专利解读

据报道,华为已开发了(并申请了专利)一种芯片堆叠工艺,该工艺有望比现有的芯片堆叠方法便宜得多。该技术将帮助华为继续使用较老的成熟工艺技术开发更快的芯片。

唯一的问题是华为是否真的可以利用其创新,因为没有美国政府的出口许可证,代工厂无法为该公司生产芯片。但至少华为自己当然相信它可以,特别是考虑到这项技术可以为基于不受美国如此严厉限制的旧节点的芯片提供性能提升。

保持竞争力的一种方式

我们将在下面详细介绍这项新技术,但重要的是要了解华为为什么要开发这项新技术。

由于美国政府将华为及其芯片设计子公司海思列入黑名单,现在要求所有制造芯片的公司申请出口许可证,因为所有半导体生产都涉及美国开发的技术,华为无法进入任何先进节点(例如台积电的N5),因此必须依赖成熟的工艺技术。

为此,华为前任总裁郭平表示,创新的芯片封装和小芯片互连技术,尤其是 3D 堆叠,是公司在其 SoC 中投入更多晶体管并获得竞争力所需性能的一种方式。因此,该公司投资于专有的封装和互连方法(例如其获得专利的方法)是非常有意义的。

“以 3D 混合键合技术为代表的微纳米技术将成为扩展摩尔定律的主要手段,”郭说。

华为高层表示,由于现代领先的制程技术进展相对缓慢,2.5D或3D封装的多芯片设计是芯片设计人员不断在产品中投入更多晶体管,以满足他们客户在新功能和性能的预期,这也成为了产业界采用的一个普遍方式。因此,华为前董事长强调,华为将继续投资于内部设计的面积增强和堆叠技术。

华为在新闻发布会上公开发表的声明清楚地表明,公司旨在为其即将推出的产品使用其混合无 TSV 3D 堆叠方法(或者可能是类似且更主流的方法)。主要问题是该方法是否需要美国政府可能认为最先进且不授予出口许可证的任何工具或技术(毕竟,大多数晶圆厂工具使用源自美国的技术)。也就是说,我们是否会看到一家代工厂使用华为的专利方法为华为制造 3D 小芯片封装,这还有待观察。但至少华为拥有一项独特的廉价 3D 堆叠技术,即使无法使用最新节点,也可以帮助其保持竞争力。

无过孔堆叠

创新的芯片封装和多芯片互连技术将在未来几年成为领先处理器的关键,因此所有主要芯片开发商和制造商现在都拥有自己专有的芯片封装和互连方法。

芯片制造商通常使用两种封装和互连方法:2.5D 封装为彼此相邻的小芯片实现高密度/高带宽的封装内互连,3D 封装通过将不同的小芯片堆叠在一起使处理器更小. 然而,3D 封装通常需要相当复杂的布线,因为小芯片需要通信并且必须使用 TSV 提供电力。

虽然 TSV 已在芯片制造中使用了十多年,但它们增加了封装过程的复杂性和成本,因此华为决定发明一种不使用 TSV 的替代解决方案。华为专家设计的本质上是 2.5D 和 3D 堆叠的混合体,因为两个小芯片在封装内相互重叠,节省空间,但不像经典 3D 封装那样完全叠放。

重叠的 3D 堆叠

华为的方法使用小芯片的重叠部分来建立逻辑互连。同时,两个或更多小芯片仍然有自己的电力传输引脚,使用各种方法连接到自己的再分配层 (RDL)。但是,虽然华为的专利技术避免使用 TSV,但实施起来并不容易且便宜。

(图片来源:华为)

华为的流程涉及在连接到另一个(或其他)之前将其中一个小芯片倒置。它还需要构建至少两个重新分配层来提供电力(例如,两个小芯片意味着两个 RDL,三个小芯片仍然可以使用两个 RDL,所以四个,请参阅文章末尾的专利文档以了解详细信息),这并不是特别便宜,因为它增加了几个额外的工艺步骤。好消息是其中一个芯片的再分配层可以用来连接内存等东西,从而节省空间。

事实上,华为的混合 3D 堆叠方式可以说比其他公司传统的 2.5D 和 3D 封装技术更通用。例如,很难将两个或三个耗电且热的逻辑裸片堆叠在一起,因为冷却这样的堆栈将非常复杂(这最终可能意味着对时钟和性能的妥协)。华为的方法增加了堆栈的表面尺寸,从而简化了冷却。同时,堆栈仍然小于 2.5D 封装,这对于智能手机、笔记本电脑或平板电脑等移动应用程序很重要。

从产业来看,其他半导体合同制造商(台积电、GlobalFoundries)、集成设计制造商(英特尔、三星),甚至可以使用领先的晶圆厂工具和工艺技术的无晶圆厂芯片开发商(AMD)也开发了自己的 2.5D 和 3D 小芯片堆叠和互连方法为他们的客户或他们未来的产品提供服务。因此,华为只是顺势而为。

推荐阅读
关注数
11284
内容数
1935
最有深度的半导体新媒体,实讯、专业、原创、深度,50万半导体精英关注。专注观察全球半导体最新资讯、技术前沿、发展趋势。
目录
极术微信服务号
关注极术微信号
实时接收点赞提醒和评论通知
安谋科技学堂公众号
关注安谋科技学堂
实时获取安谋科技及 Arm 教学资源
安谋科技招聘公众号
关注安谋科技招聘
实时获取安谋科技中国职位信息