我仿真成功后往FPGA里面下CM3软核,发现程序没有运行,于是想通过dap来debug看PC指针。
我能通过DAP找到芯片,但是当我点debug按钮的时候,keil报错:
我怀疑是FPGA电平设置太低,我把引脚电平从默认的2.5V改成3v3 LVTTL,但是没有解决这个问题。
我怀疑板子有问题,下了个基本的流水灯例程,能运行,说明板子没问题。
我仿真成功后往FPGA里面下CM3软核,发现程序没有运行,于是想通过dap来debug看PC指针。
我能通过DAP找到芯片,但是当我点debug按钮的时候,keil报错:
我怀疑是FPGA电平设置太低,我把引脚电平从默认的2.5V改成3v3 LVTTL,但是没有解决这个问题。
我怀疑板子有问题,下了个基本的流水灯例程,能运行,说明板子没问题。
问题解决了,原因是intel工程里的PLL核有问题,有两种解决方案:
1)移除PLL核,自己写分频时钟
2)在PLL核前增加clkctrl核
请问你有在外设上挂摄像头吗?能请教一下吗?
我Xilinx环境下也出现这个问题了,怎么搞哦