对于RTL设计而言,仿真验证是上板前必不可少的一环。当我们的代码基于SpinalHDL进行设计时,自然也想通过基于scala来进行测试验证。本篇就SpinalHDL的测试平台搭建进行说明。
测试平台该有的样子
对于仿真验证而言,简单的仿真对比验证我们可以手写测试代码,人肉对比验证。而这种方式会随着我们的设计复杂度的增加而逐渐难以满足验证完全的要求,这时就需要我们能够有一个自动化测试平台。熟悉systemverilog、uvm的小伙伴对于测试平台的搭建轻车熟路,一个基本的测试平台往往是长这样的:
作为一个优秀的硬件描述语言,SpinalHDL通过集成第三方开源仿真器接口调用同样可以完成仿真验证。
DUT
为简单起见,这里采用一个简单的加法器Example:
这里输入为两个数据输入和一个valid指示信号,当valid为高时计算data1及data2的和输出,并输出一个sum.valid高电平信号。
仿真环境
按照我们前面所述的仿真平台的样子,剩下的就是代码描述了,SpinalHDL提供对仿真的支持,而基于Scala这门语言,在构建仿真环境时拥有者更丝滑的体验。这里完整的仿真环境搭建代码如如下所示:
仿真执行
搭建完环境后,仿真的执行就很简单了:
让仿真飞一会儿:
仿真波形可以通过gtkwave来观看:
END
作者:玉骐
原文链接:https://mp.weixin.qq.com/s/1pQz8P6mLQ9Adadk2MC4Qg
微信公众号:
推荐阅读
更多SpinalHDL技术干货请关注Spinal FPGA专栏。