baron · 3月20日 · 四川

MMU关闭时Cache的缓存策略是怎样的

快速连接

👉👉👉【精选】ARMv8/ARMv9架构入门到精通-目录 👈👈👈


 title=
在学习MMU章节时,我们发现在页表的entry中,BIT[4:2]指向了MAIR寄存器,该寄存器描述了内存属性,其实就是cache的缓存策略属性(inner\outer\shareable\cacheable)。 也就是页表中的每一个entry都指向了一个这样的Attr。 那么我如果把MMU disable了呢? 就没有页表的事了,那么此时缓存的策略是怎样的呢?
在这里插入图片描述

我们在ARM ARMD5.2.9 The effects of disabling a stage of address translation章节的Behavior when stage 1 address translation is disabled 中找到答案
在这里插入图片描述
MMU关闭后,cache的缓存策略总结如下:

  • data的访问,视为 Device-nGnRnE
  • 指令的访问,要根据SCTLR_ELx.I的值:
    (1)SCTLR_ELx.I == 0 ,视为Non-cacheable、Outer Shareable
    (2)SCTLR_ELx.I == 1
    Cacheable
    Inner Write-Through, Read-Allocate, No Write-Allocate
    Outer Write-Through, Read-Allocate, No Write-Allocate
    Outer Shareable attribute

关注"Arm精选"公众号,备注进ARM交流讨论区。
图片1.png

推荐阅读
关注数
9467
内容数
212
以易懂、渐进、有序的方式,深入探讨ARMv8/ARMv9架构的核心概念。我们将从基础知识开始,逐步深入,覆盖最新的架构,不再纠缠于过时技术。本系列内容包含但不限于ARM基础、SOC芯片基础、Trustzone、gic、异常和中断、AMBA、Cache、MMU等内容,并将持续更新。
目录
极术微信服务号
关注极术微信号
实时接收点赞提醒和评论通知
安谋科技学堂公众号
关注安谋科技学堂
实时获取安谋科技及 Arm 教学资源
安谋科技招聘公众号
关注安谋科技招聘
实时获取安谋科技中国职位信息